多聲道氣體超聲波流量計(jì)信號處理探討 四十四
4.2 FGPA硬件電路設(shè)計(jì)
4.2.1 FPGA時(shí)鐘與電源電路設(shè)計(jì)
在FPGA硬件電路設(shè)計(jì)中使用50MHz的有源晶振,有源晶振不需要處理器的內(nèi)部振蕩器,信號質(zhì)量好,比較穩(wěn)定,而且連接方式相對簡單。有源晶振的VCC端不直接接VCC,要做好電源濾波,典型的接法是使用一個(gè)電容和電感構(gòu)成的PI型濾波網(wǎng)絡(luò),輸出端用一個(gè)小阻值的電阻過濾信號即可,不需要復(fù)雜的配置電路。
超聲波流量計(jì)